تصميم ونمذجة المصفوفة الانقباضية اعتماداً على لغة VHDL وتقنيةFPGA

Systolic array design based on Field Programmable Gate Array (FPGA ) can be adapted to efficiently resolve a wide spectrum of computational problems; parallelism, which is also naturally explored in systolic array and in implementing this design in FPGA, allows the redefinition of the interconnectio...

Full description

Saved in:
Bibliographic Details
Main Authors: حسن الأحمد (Author), حسن البستاني (Author), معتصم ابراهيم (Author)
Format: Book
Published: Tishreen University, 2019-01-01T00:00:00Z.
Subjects:
Online Access:Connect to this object online.
Tags: Add Tag
No Tags, Be the first to tag this record!

MARC

LEADER 00000 am a22000003u 4500
001 doaj_a8d4ee4be10b452dbd6abbea912d8bfe
042 |a dc 
100 1 0 |a حسن الأحمد  |e author 
700 1 0 |a حسن البستاني  |e author 
700 1 0 |a معتصم ابراهيم  |e author 
245 0 0 |a تصميم ونمذجة المصفوفة الانقباضية اعتماداً على لغة VHDL وتقنيةFPGA 
260 |b Tishreen University,   |c 2019-01-01T00:00:00Z. 
500 |a 2079-3081 
500 |a 2663-4279 
520 |a Systolic array design based on Field Programmable Gate Array (FPGA ) can be adapted to efficiently resolve a wide spectrum of computational problems; parallelism, which is also naturally explored in systolic array and in implementing this design in FPGA, allows the redefinition of the interconnections and operations even during run time (dynamically).We have designed 2D systolic array architecture that implements the matrix multiplication algorithm. A VHDL for this design is applied to  Xilinx FPGA. This design would be faster than the software of any alternative algorithm.     يؤدي تصميم المصفوفة الانقباضية اعتماداً على تقنية الـ FPGA إلى وضع حل فعال لِطيف واسع من المشاكل الحسابية, حيث تسمح المعالجة التفرعية الموجودة أصلاً في المصفوفة الانقباضية والمُحققة بتقنية الـ FPGA بإعادة التهيئة حتى أثناء زمن التشغيل (ديناميكياً). قمنا بتصميم مصفوفة انقباضية ثنائية البعد تنفذ خوارزمية ضرب مصفوفتين, ثم تمت نمذجة هذا التصميم باستخدام لغة وصف الكيان الصلب للدارة المتكاملة العالية السرعة VHDL, وتم تحقيق النمذجة على لوحة مصفوفة البوابة القابلة للبرمجة من عائلة Xilinx . إن زمن التنفيذ لهذا التصميم أسرع بكثير من أي برنامج يقوم بتنفيذ أي خوارزمية بديلة لضرب مصفوفتين. 
546 |a AR 
546 |a EN 
690 |a Engineering (General). Civil engineering (General) 
690 |a TA1-2040 
690 |a Education 
690 |a L 
655 7 |a article  |2 local 
786 0 |n مجلة جامعة تشرين للبحوث والدراسات العلمية- سلسلة العلوم الهندسية, Vol 30, Iss 5 (2019) 
787 0 |n https://journal.tishreen.edu.sy/index.php/engscnc/article/view/7112 
787 0 |n https://doaj.org/toc/2079-3081 
787 0 |n https://doaj.org/toc/2663-4279 
856 4 1 |u https://doaj.org/article/a8d4ee4be10b452dbd6abbea912d8bfe  |z Connect to this object online.